Лекция №4 “Пример законченного FPGA-проекта“

Добро пожаловать на курс лекций “FPGA для начинающих“. На четвёртой лекции мы научимся создавать проект в среде Quartus, разберёмся с временными ограничениями FPGA и запустим написанную на SystemVerilog игру “N-back“ на отладочной плате DE0-Nano. План лекции: - Процесс создания и сборки проекта в Quartus - Временные характеристики схемы - Временные ограничения (Timing Constraints) - Временной анализатор в Quartus (Timing Analyzer) - Настройки проекта Quartus, назначение пинов - Собираем и отлаживаем в SignalTap проект игры “N-back“ Слайды: Проект, рассмотренный на лекции:
Back to Top